友情提示:本站提供全国400多所高等院校招收硕士、博士研究生入学考试历年考研真题、考博真题、答案,部分学校更新至2012年,2013年;均提供收费下载。 下载流程: 考研真题 点击“考研试卷””下载; 考博真题 点击“考博试卷库” 下载
第 1 页,共 3 页 2018 年宁波大学博士研究生招生考试初试科目 考 试 大 纲 科目代码、名称: 3810 数字集成电路设计基础 一、考试形式与试卷结构 (一)试卷满分值及考试时间 本试卷满分为 100 分,考试时间为 180 分钟。 (二)答题方式 答题方式为闭卷、笔试。试卷由试题和答题纸组成;答案必须写在答题纸(由考点提供) 相应的位置上。 (三)试卷内容结构 考试内容主要包括数字集成电路设计基础相关内容。 (四)试卷题型结构 分析计算题 二、考查目标 课程考试的目的在于测试考生对于数字集成电路相关的基本概念、基本理论、基础知识 的掌握情况以及综合运用分析和解决数字集成电路设计现实问题的能力。 三、考查范围或考试内容概要 1、 引言 集成电路设计基础。 2、制造工艺 MOS 晶体管制造工艺,了解芯片封装工艺。 3、器件 半导体器件,MOS 管工作特点,器件模型。 4、CMOS 反相器 反相器的电气特性,反相器性能指标的定量分析,反相器设计的优化,工艺缩小对于设 第 2 页,共 3 页 计的影响。 5、设计组合电路 CMOS 逻辑门系列――静态和动态、传输晶体管、无比和有比逻辑,优化逻辑门的方法, 新型低功耗高性能电路的设计技术。要求掌握组合 CMOS 数字电路的特点和性能,包括 CMOS 数字电路的面积、速度和功耗,掌握一些可以明显提高电路性能的逻辑类型。 6、设计时序电路 寄存器、锁存器、触发器、振荡器、脉冲发生器和施密特触发器的实现,静态与动态电 路实现的比较,时钟策略的选择。要求掌握时序模块的 CMOS 实现方法,学会选择合适的 时序电路和时钟方法,以优化电路的性能、功耗和设计复杂性。 7、晶体管和版图 晶体管的结构、特性,版图的设计方法,版图设计规则以及设计规则的制定原则。要求 掌握晶体管的结构及其特性,熟悉版图设计的基本概念和相关技术,了解基本的版图规 则。 8、线 互联线的电路模型,互联参数的量化,导线的 SPICE 模型,工艺尺寸的减小及它对互联 的影响。要求掌握现代半导体工艺中互联线的作用和特征,了解导线相关的寄生参数(电 容、电阻、电感)。 9、ASIC 介绍 ASIC 类型,设计流程,ASIC 经济学,ASIC 单元库。 10、基于包的 ASIC 设计 门阵列与标准单元设计方法,库单元设计,库结构,布局布线,I/O 单元,PAD,封装技 术。 11、数据通路 数据通路,加法器,乘法器,移位器等基本运算功能块 12、存储器 存储器内核,存储器外围电路等 第 3 页,共 3 页 参考教材或主要参考书: 《数字集成电路:电路、系统与设计》(第二版)周润德译,电子工业出版社出版。
免责声明:本文系转载自网络,如有侵犯,请联系我们立即删除,另:本文仅代表作者个人观点,与本网站无关。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字的真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。
|